肥川 宏臣ヒカワ ヒロオミ |
---|
0
研究業績
No. | 研究業績の種類 | 発表年月日 | 標題 | 出版物の種類 | 共著・単著の別 | 出版社・掲載誌 | 巻・号・頁 |
---|---|---|---|---|---|---|---|
1 | 論文1 | 2022年3月 2022,03,00,,, | A Survey of Hardware Self-Organizing Maps | 学術雑誌 | 国際共著 | IEEE Transactions on Neural Networks and Learning Systems | pp. 1-20 |
2 | 学会発表7 | 2022年3月 2022,03,00,,, | SOMによる分類システムの認識率改善及び高速化の検討 | 学術雑誌 | 国内共著 | 信学技報, IEICE Technical Report | NC2021-46 |
3 | 国際学会8 | 2021年7月 ~2021年7月 2021,07,00,2021,07,00 | A Synthesis Method of Spiking Neural Oscillators with Considering Asymptotic Stability | 学術雑誌 | 国内共著 | 2021 International Joint Conference on Neural Networks (IJCNN2021) | 667 (6 pages) |
4 | 論文1 | 2021年7月 2021,07,00,,, | 多次元ベクトル用パイプライン自己組織化マップハードウェア | 学術雑誌 | 単著 | 電子情報通信学会論文誌D | Vol. J104-D No.7, pp.531-539 |
5 | 論文1 | 2021年3月 2021,03,00,,, | Hardware Self-Organizing Map Based on Digital Frequency-Locked Loop and Triangular Neighborhood Function | 学術雑誌 | 単著 | IEEE Transactions on Circuits and Systems I: Regular Papers | vol. 68, no. 3, pp. 1245-1258 |
6 | 論文1 | 2021年2月 2021,02,00,,, | Dynamic Gesture Recognition System with Gesture Spotting Based on Self-Organizing Maps | 学術雑誌 | 国内共著 | Applied Sciences | 11(4) |
7 | 国際学会8 | 2020年12月 2020,12,00,,, | Nested Pipeline Hardware Self-Organizing Map for High Dimensional Vectors | 学術雑誌 | 単著 | 2020 27th IEEE International Conference on Electronics, Circuits and Systems (ICECS) | |
8 | 学会発表7 | 2020年1月 2020,01,00,,, | 三角型近傍関数を持つ周波数変調信号による自己組織化マップ | 学術雑誌 | 単著 | 信学技報 | vol. 119, no. 382, NC2019-70, pp. 63-68 |
9 | 国際学会8 | 2019年7月 2019,07,00,,, | Nested Hardware Architecture for Self-Organizing Map | 学術雑誌 | 単著 | Proceedings of 2019 International Joint Conference on Neural Networks (IJCNN) | |
10 | 論文1 | 2019年4月 2019,04,00,,, | A numerical framework for designing periodic orbits embedded in chaotic attractors | 学術雑誌 | 国内共著 | Nonlinear Theory and Its Applications | Vol. 10, No.2, pp.256-267 |
11 | 国際学会8 | 2018年12月 2018,12,00,,, | A New Hardware Self-Organizing Map Architecture with High Expandability | 学術雑誌 | Third IEEE International Conference on Image Processing, Applications and Systems (IPAS 2018) | DOI: 10.1109/IPAS.2018.8708894 | |
12 | 国際学会8 | 2018年11月 2018,11,00,,, | A New Self-Organizing Map with Continuous Learning Capability | 学術雑誌 | Proc. 2018 IEEE Symposium Series on Computational Intelligence (SSCI2018) | DOI:~10.1109/SSCI.2018.8628891 | |
13 | 学会発表7 | 2018年10月 2018,10,00,,, | 拡張性が高いハードウェア自己組織化マップ | 学術雑誌 | 単著 | 信学技報, 機能情報集積システム研究会 | FIIS-18-491 |
14 | 論文1 | 2018年7月 2018,07,00,,, | A Subspace Newton-Type Method for Approximating Transversely Repelling Chaotic Saddles | 学術雑誌 | IEICE Trans. FUNDAMENTALS | Vol.E101-A, No.7, pp.1127-1131 | |
15 | 論文1 | 2018年6月 2018,06,00,,, | SOM-Based Vector Recognition with Pre-Grouping Functionality | 学術雑誌 | 国内共著 | IEICE Trans. INF. \& SYST. | Vol.E101-D, No.6, pp.1657-1665 |
16 | 論文1 | 2018年6月 2018,06,00,,, | Complete mixed-mode oscillation synchronization in weakly coupled nonautonomous Bonhoeffer-van der Pol oscillatorsvan der Pol oscillators nonautonomous Bonhoeffer-van der Pol oscillators | 学術雑誌 | 国内共著 | Progress of Theoretical and Experimental Physics (PTEP) | Volume 2018, Issue 6 |
17 | 学会発表7 | 2018年6月 2018,06,00,,, | 周波数同期ループを用いたハードウェアSOM | 学術雑誌 | 国内共著 | 信学技報, 機能情報集積システム研究会 | FIIS-18-484 |
18 | 国際学会8 | 2018年5月 2018,05,00,,, | Hardware Self-Organizing Map Based on Frequency-Modulated Signal and Digital Frequency-Locked Loop | 学術雑誌 | 国内共著 | Proc. 2018 IEEE International Symposium on Circuits and Systems (ISCAS2018) | DOI:~10.1109/ISCAS.2018.8351364 |
19 | 論文1 | 2018年2月 2018,02,00,,, | Off-Chip Training with Additive Perturbation for FPGA-Based Hand-Sign Recognition System | 学術雑誌 | 国内共著 | IEICE Trans. Fundamentals | VOL. E101-A, No. 2, pp.499-506 |
20 | 学会発表7 | 2018年1月 2018,01,00,,, | 周波数変調パルスを用いたハードウェア自己組織化マップ | 学術雑誌 | 国内共著 | 信学技報 | NC2017-64, vol.117, no.417, pp.83-88 |
21 | 学会発表7 | 2018年1月 2018,01,00,,, | 周波数変調パルスを用いたハードウェア自己組織化マップ | 学術雑誌 | 国内共著 | 信学技報 | vol. 117, no. 417, NC2017-64, pp. 83-88 |
22 | 国際学会8 | 2017年12月 2017,12,00,,, | A Numerical Method for Designing Periodic Orbits Embedded in Chaotic Attractors | 学術雑誌 | 国内共著 | Proc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017) | pp.457-460 |
23 | 国際学会8 | 2017年12月 2017,12,00,,, | Continuous Learning of the SOM with an Adaptive Neighborhood Function | 学術雑誌 | 国内共著 | Proc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017) | pp. 148-151 |
24 | 国際学会8 | 2017年12月 2017,12,00,,, | Winner-Take-All Neural Network with Distributed Winner Search Circuit | 学術雑誌 | 国内共著 | Proc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017) | pp. 140-143 |
25 | 学会発表7 | 2017年10月 2017,10,00,,, | 自己組織化マップを利用したリアルタイムジェスチャ認識システム | 学術雑誌 | 国内共著 | 電子情報通信学会技術研究報告, 機能情報システム研究会 | FIIS-17-466 |
26 | 学会発表7 | 2017年10月 2017,10,00,,, | 適応型近傍関数を用いた自己組織化マップの学習特性 | 学術雑誌 | 国内共著 | 信学技報 | NC2017-23, vol.117, no.231, pp.19-24 |
27 | 学会発表7 | 2017年10月 2017,10,00,,, | 自己組織化マップを利用したリアルタイムジェスチャ認識システム | 学術雑誌 | 共著 | 電子情報通信学会技術研究報告, 機能情報システム研究会 | FIIS-17-466 |
28 | 学会発表7 | 2017年10月 2017,10,00,,, | 適応型近傍関数を用いた自己組織化マップの学習特性 | 学術雑誌 | 国内共著 | 信学技報 | vol. 117, no. 231, NC2017-23, pp. 19-24 |
29 | 国際学会8 | 2016年12月 2016,12,00,,, | Real Time Gesture Recognition System with Gesture Spotting Function | Proc. 2016 IEEE Symposium Series on Computational Intelligence (IEEE SSCI 2016) | |||
30 | 国際学会8 | 2016年12月 2016,12,00,,, | Effect of Grouping in Vector Recognition System Based on SOM | Proc. 2016 IEEE Symposium Series on Computational Intelligence (IEEE SSCI 2016) | |||
31 | 国際学会8 | 2016年12月 2016,12,00,,, | Improved Winner-Take-All Circuit for Neural Network Based on Frequency-Modulated Signals | Proc. 23rd IEEE International Conference on Electronics, Circuits and Systems (ICECS 2016) | pp. 85-88 | ||
32 | 国際学会8 | 2016年10月 2016,10,00,,, | Gesture Spotting by Using Vector Distance of Self-Organizing Map | Proc. 23rd International Conference on Neural Information Processing (ICONIP 2016) | pp. 419-426 | ||
33 | 国際学会8 | 2016年5月 2016,05,00,,, | Off-chip learning for hardware hand-sign recognition system | Proc. 2016 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2016) | pp.2575-2578 | ||
34 | 国際学会8 | 2016年5月 2016,05,00,,, | Live demonstration: Off-chip learning for hardware hand-sign recognition system | Proc. 2016 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2016) | pp. 451 | ||
35 | 論文1 | 2015年11月 2015,11,00,,, | Improved Learning Performance of Hardware Self-Organizing Map Using a Novel Neighborhood Function | IEEE Trans. on Neural Networks and Learning Systems | Vol. 26, No. 11, pp.2861-2873 | ||
36 | 論文1 | 2015年10月 2015,10,00,,, | Scalable Hardware Winner-Take-All Neural Network with DPLL | IEICE Trans. on Information and Systems | Vol.E98-D, No.10, pp.1838-1846 | ||
37 | 国際学会8 | 2015年7月 2015,07,00,,, | Vector Classification by a Winner-Take-All Neural Network with Digital Frequency-Locked Loop | Proc. 2015 IEEE International Joint Conference on Neural Networks (IEEE IJCNN 2015) | |||
38 | 国際学会8 | 2015年5月 2015,05,00,,, | Winner-Take-All Neural Network with Digital Frequency-Locked Loop | Proc. 2015 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2015) | pp. 2517-2520 | ||
39 | 論文1 | 2015年4月 2015,04,00,,, | Low-Power Wiring Method for Band-Limited Signals in CMOS Logic Circuits by Segmentation Coding with Pseudo-Majority Voting | IEICE Trans. on Electorn. | Vol.E98-C, No.4, pp.356-363 | ||
40 | 論文1 | 2015年1月 2015,01,00,,, | Novel FPGA Implementation of Hand Sign Recognition System with SOM-Hebb Classifier | IEEE Trans. on Circuits and Systems for Video Technology | Vol. 25, Issue 1, pp.153-166 | ||
41 | 国際学会8 | 2014年12月 2014,12,00,,, | Supervised Learning of DPLL Based Winner-Take-All Neural Network | Proc. 2014 IEEE Symposium Series on Computational Intelligence (SSCI 2014) | pp.117-124 | ||
42 | 論文1 | 2014年6月 2014,06,00,,, | 分割符号化により消費電力を低減するCMOS論理回路データ伝送手法 | 電子情報通信学会論文誌 C | Vol.J97-C, No.6, pp.249-258 | ||
43 | 国際学会8 | 2014年6月 2014,06,00,,, | Low-power Wiring Method in CMOS Logics Circuits by Segmentation Coding and Pseudo Majority Voting | Proc. 2014 IEEE International Symposium on Circuits and Systems (ISCAS 2014) | pp.590-593 | ||
44 | 学会発表7 | 2014年3月 7日2014,03,07,,, | グレイコードによるCMOS 論理回路の消費電力削減 | 共著 | 信学技報 | FIIS14-372 | |
45 | 国際学会8 | 2013年11月 12日~2013年11月 15日2013,11,12,2013,11,15 | Color-Space Image Compression with Hardware Self-Organizing Map | 共著 | Proceedings of 2013 International Symposium on Intelligent Signal Processing and Communication Systems | pp.11-16 | |
46 | 国際学会8 | 2013年11月 12日~2013年11月 15日2013,11,12,2013,11,15 | A new Winner-Take-All Neural Network Using DPLL and Phase Modulated Signal | 共著 | Proceedings of 2013 International Symposium on Intelligent Signal Processing and Communication Systems | pp.345-350 | |
47 | 国際学会8 | 2013年8月 4日~2013年8月 9日2013,08,04,2013,08,09 | DPLL Based Hardware SOM with A New Winner-Take-All Circuit | 単著 | Proceedings of International Joint Conference on Neural Networks | pp.2642-2648 | |
48 | 学会発表7 | 2013年7月 5日2013,07,05,,, | 位相変調信号と DPLL を用いた Winner-Take-All ニューラルネットワークの検討 | 共著 | 信学技報 | FIIS13-356 | |
49 | 解説9 | 2013年3月 2013,03,,,, | ニューラルネットワークを用いた指文字認識ハードウェア | 学術雑誌 | 共著 | ケミカルエンジニヤリング | Vol.58 No.3, pp.54-59, 2013 |
50 | 学会発表7 | 2013年3月 2013,03,,,, | 指文字認識システムのハードウェア実装 | 共著 | 電子情報通信学会技術研究報告 | FIIS-13,No.351 | |
51 | 学会発表7 | 2013年3月 2013,03,,,, | 分割符号化手法によるCMOS 論理回路の配線消費電力削減 | 共著 | 電子情報通信学会技術研究報告 | FIIS-13,No.352 | |
52 | 論文1 | 2012年12月 2012,12,,,, | 台形波加算による高精度正弦波近似を用いた位相振幅変換回路 | 学術雑誌 | 共著 | 電子情報通信学会論文誌 A | Vol. J95-A, No.2, pp.813-816 |
53 | 学会発表7 | 2012年12月 2012,12,,,, | 自己組織化マップとフィードバック付き Hebb 学習ネットワークを用いたジェスチャ認識システム | 共著 | 平成24年電気関係学会関西支部連合大会講演論文集 | pp.479-480 | |
54 | 学会発表7 | 2012年12月 2012,12,,,, | ハードウェア自己組織化マップにおける近傍関数の改良 | 共著 | 平成24年電気関係学会関西支部連合大会講演論文集 | pp.481-482 | |
55 | 学会発表7 | 2012年12月 2012,12,,,, | 学習ピクセル入力をランダム化したハードウェアSOMを用いた色量子化システム | 共著 | 平成24年電気関係学会関西支部連合大会講演論文集 | pp.484-484 | |
56 | 学会発表7 | 2012年12月 2012,12,,,, | CMOS論理回路での配線消費電力低減の一手法 | 共著 | 平成24年電気関係学会関西支部連合大会講演論文集 | pp.401-402 | |
57 | 国際学会8 | 2012年11月 2012,11,,,, | Sequential Vector Classifier Based on SOM and Feedback Hebbian Network | 共著 | Proc. 2012 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2012) | pp.854-859 | |
58 | 学会発表7 | 2012年10月 2012,10,,,, | 指文字認識システムの特徴抽出回路のハードウェア設計 | 共著 | 電子情報通信学会技術研究報告 | FIIS-12,No.339 | |
59 | 学会発表7 | 2012年10月 2012,10,,,, | 学習ピクセル入力のランダム化による速度改善を行ったハードウェアSOM を用いた色量子化システム | 共著 | 電子情報通信学会技術研究報告 | FIIS-12,No.340 | |
60 | 国際学会8 | 2012年6月 2012,06,,,, | Real Time Gesture Recognition System Using Posture Classifier and Jordan Recurrent Neural Network | 共著 | Proc. WCCI 2012 IEEE World Congress on Computational Intelligence | pp.1651-1658 | |
61 | 学会発表7 | 2012年6月 2012,06,,,, | 台形波の高調波除去に基づく正弦波近似回路 | 単著 | 電子情報通信学会技術研究報告 | FIIS-12,No.331 | |
62 | 学会発表7 | 2012年6月 2012,06,,,, | ハードウェア自己組織化マップにおける近傍関数の改良 | 共著 | 電子情報通信学会技術研究報告 | FIIS-12,No.332 | |
63 | 学会発表7 | 2012年3月 2012,03,,,, | 特徴ベクトルの正規化を用いた大きさ変化にロバストな指文字認識システム | その他 | 共著 | 電子情報通信学会技術研究報告 | FIIS-12, No.322 |
64 | 国際学会8 | 2011年12月 2011,12,,,, | Automatic Generation of Hardware Self-Organizing Map For FPGA implementation | その他 | 共著 | Proc. of 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011) | PID 72 |
65 | 国際学会8 | 2011年12月 2011,12,,,, | Hardware Design of a Color Quantization with Self-Organizing Map | その他 | 単著 | Proc. of 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011) | |
66 | 学会発表7 | 2011年11月 2011,11,,,, | シストリックアレイニューラルネットワークのVHDL 記述の自動生成 | その他 | 共著 | 電子情報通信学会技術研究報告 | FIIS-11, No.314 |
67 | 学会発表7 | 2011年11月 2011,11,,,, | ハードウェア自己組織化マップを用いた色量子化システム | その他 | 共著 | 電子情報通信学会技術研究報告 | FIIS-11, No.315 |
68 | 論文1 | 2011年10月 2011,10,,,, | 最適化した線形近似回路と補正ROMを用いたPAC | 学術雑誌 | 共著 | 電子情報通信学会論文誌 C | J94-C No.10 pp.337-340 |
69 | 国際学会8 | 2011年10月 2011,10,,,, | Hand Sign Recognition System Based on SOM-Hebb Hybrid Network | その他 | 共著 | Proc. of 2011 IEEE International Conference on Systems, Man, and Cybernetics (IEEE SMC 2011) | pp. 265-270 |
70 | 学会発表7 | 2011年10月 2011,10,,,, | ポスチャ認識とJordan型リカレントニューラルネットワークを用いたジェスチャ認識システム | その他 | 共著 | 平成23年電気関係学会関西支部連合大会講演論文集 | 30P1-25 |
71 | 学会発表7 | 2011年10月 2011,10,,,, | 階層型ネットワークを用いたリアルタイム指文字認識システム | その他 | 共著 | 平成23年電気関係学会関西支部連合大会講演論文集 | 30P1-26 |
72 | 学会発表7 | 2011年10月 2011,10,,,, | 自己組織化マップを用いた色量子化システムのハードウェア設計 | その他 | 共著 | 平成23年電気関係学会関西支部連合大会講演論文集 | 30P1-29 |
73 | 学会発表7 | 2011年10月 2011,10,,,, | 回路並列性が調節可能な自己組織化マップのVHDLコードの自動生成 | その他 | 単著 | 平成23年電気関係学会関西支部連合大会講演論文集 | 30P1-30 |
74 | 国際学会8 | 2011年7月 31日~2011年8月 5日2011,07,31,2011,08,05 | Study on Gesture Recognition System Using Posture Classifier and Jordan Recurrent Neural Network | その他 | 共著 | Proc. of 2011 International Joint Conference on Neural Networks (IJCNN2011) | pp.405-412 |
75 | 論文1 | 2011年7月 2011,07,,,, | ROM-Less Phase to Amplitude Converter Using Sine Wave Approximation Based on harmonic removal from Trapezoid Wave | 学術雑誌 | 単著 | 電子情報通信学会論文誌 | Vol. E94-A, No.7 pp.1581-1584 |
76 | 学会発表7 | 2011年3月 2011,03,,,, | 最適化した線形近似回路と補正ROMを用いたPAC | その他 | 共著 | 電子情報通信学会2011年総合大会論文集 | A-1-37 |
77 | 学会発表7 | 2011年3月 2011,03,,,, | 構成変更が容易なハードウェアSOMアーキテクチャ | その他 | 共著 | 電子情報通信学会2011年総合大会論文集 | A-1-38 |
78 | 学会発表7 | 2011年3月 2011,03,,,, | フレームに含まれるポスチャ認識結果を用いた絞り込み手法によるジェスチャ認識 | その他 | 共著 | 電子情報通信学会2011年総合大会論文集 | D-12-75 |
79 | 学会発表7 | 2011年3月 2011,03,,,, | 自己組織化マップを用いた画像圧縮システムのFPGA実装 | その他 | 共著 | 電子情報通信学会2011年総合大会論文集 | D-11-64 |
80 | 学会発表7 | 2010年11月 2010,11,,,, | 柔軟性を考慮したハードウェア自己組織化マップアーキテクチャ | その他 | 共著 | 平成22年電気関係学会関西連合大会論文集 | 4A303-17 |
81 | 学会発表7 | 2010年11月 2010,11,,,, | 指文字認識システムにおけるレンジチェックネットワークと階層化ネットワークの性能比較 | 共著 | 平成22年電気関係学会関西連合大会論文集 | 4P303-8 | |
82 | 学会発表7 | 2010年9月 2010,09,,,, | 線形近似と補正ROMを用いた位相振幅変換回路 | その他 | 共著 | 電子情報通信学会2010ソサイエティ大会論文集 | A-1-26 |
83 | 国際学会8 | 2010年7月 2010,07,,,, | Comparison of Range Check Classifier and Hybrid Network Classifier for Hand Sign Recognition System | その他 | 共著 | Proc. 2010 IEEE World Congress on Computational Intelligence (WCCI 2010) | pp. 1308-1315 |
84 | 国際学会8 | 2010年7月 2010,07,,,, | Image Compression with Hardware Self-Organizing Map | その他 | 共著 | Proc. 2010 IEEE World Congress on Computational Intelligence (WCCI 2010) | pp. 2294-2301 |
85 | 国際学会8 | 2010年5月 2010,05,,,, | Phase Amplitude Converter with Conditional Shift Operation | その他 | 共著 | Proc. 2010 IEEE International Symposium on Circuits and Systems (ISCAS 2009) | pp. 3008-3011 |
86 | 国際学会8 | 2009年6月 2009,06,,,, | On Automatic Generation of VHDL Code for Self-Organizing Map | その他 | 共著 | Proc. of 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009) | pp.2366-pp.2373 |
87 | 国際学会8 | 2009年6月 2009,06,,,, | Hand Sign Recognition System Based on Hybrid Network Classifier | その他 | 共著 | Proc. of 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009) | pp.3074-pp.3081 |
88 | 国際学会8 | 2009年5月 2009,05,,,, | DDFS with New Sinusoid Approximation Based on Harmonics Removal | その他 | 単著 | Proc. 2009 IEEE International Symposium on Circuits and Systems (ISCAS 2009) | pp.1751-1754 |
89 | 論文1 | 2009年3月 2009,03,,,, | ハードウェア向き指文字認識アルゴリズム | 共著 | 電子情報通信学会論文誌 | D, J92-D (3), 405-416 | |
90 | 学会発表7 | 2009年3月 2009,03,,,, | 大きさの変化にロバストな指文字認識システム | 共著 | 信学技報 | FIIS-09-250 | |
91 | 学会発表7 | 2008年11月 2008,11,,,, | 自己組織化マップハードウェアの自動生成について | 共著 | 信学技報 | NC2008-65 | |
92 | 国際学会8 | 2008年11月 2008,11,,,, | Hardware design of Japanese Hand Sign Recognition System | その他 | 共著 | Advances in Neuro-Information Processing (15th International Conference, ICONIP 2008, Auckland, New Zealand, November 25-28, 2008, Revised Selected Papers) | Springer, LNCS 5507, p.835 |
93 | 国際学会8 | 2008年9月 2008,09,,,, | Simplified DFT for Hand Posture Recognition System | 共著 | Proceedings of 2008 International Symposium on Nonlinear Theory and its Applications (NOLTA 2008) | pp.112-115 | |
94 | 学会発表7 | 2008年9月 2008,09,,,, | 全方位カメラを用いた位置認識システムの特性評価 | 共著 | 電気関係学会九州支部第61回連合大会 | 02-1P-12 | |
95 | 国際学会8 | 2007年11月 2007,11,,,, | Japanese Hand Sign Recognition System | 共著 | Neural Information Processing (14th International Conference, ICONIP 2007, Kitakyushu, Japan, November 13-16, 2007, Revised Selected Papers) | LNCS 4984 | |
96 | 国際学会8 | 2007年11月 2007,11,,,, | A New Hardware Friendly Vector Distance Evaluation Function for Vector Classifiers | 共著 | Neural Information Processing (14th International Conference, ICONIP 2007, Kitakyushu, Japan, November 13-16, 2007, Revised Selected Papers) | LNCS 4985 | |
97 | 論文1 | 2007年10月 2007,10,,,, | Hardware Feedback Self-Organizing Map and Its Application to Mobile Robot Location Identification | 共著 | Journal of Advanced Computational Intelligence and Intelligent Informatics | 11, (8) 937-945 | |
98 | 論文1 | 2007年8月 2007,08,,,, | ハードウェア実装向きデータ分類アルゴリズム | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol. J90-A, No.8, 2007年8月, pp.646-654 |
99 | 著書2 | 2007年2007,,,,, | 電気電子工学シリーズ9 ディジタル電子回路 | 単行本 | 単著 | 朝倉書店 | |
100 | 論文1 | 2005年6月 2005,06,,,, | FPGA Implementation of Self Organizing Map with Digital Phase Locked Loops | 学術雑誌 | 単著 | Neural Networks | Vol.18, No.5-6, pp.514-522 |
101 | 論文1 | 2004年7月 2004,07,,,, | 二つの超音波センサと組合せ論理回路を用いたカテゴリー判別システム | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol. J87-A, No.7, pp.890-898 |
102 | 論文1 | 2003年9月 2003,09,,,, | A Digital Hardware Pulse-mode Neuron with Piecewise Linear Activation Function | 学術雑誌 | 単著 | IEEE Transactions on Neural Networks | Vol.14, No.5, pp.1028-1037 |
103 | 論文1 | 2003年1月 2003,01,,,, | A New Digital Pulse-Mode Neuron With Adjustable Activation Function | 学術雑誌 | 単著 | IEEE Transactions on Neural Networks | Vol.14, No.1, pp.236-242 |
104 | 論文1 | 2002年10月 2002,10,,,, | パルス位置変調を用いた多層ニューラルネットワーク | 学術雑誌 | 単著 | 電子情報通信学会論文誌 | Vol. J85-D-II, No.10, pp.1571-1581 |
105 | 論文1 | 2002年5月 2002,05,,,, | 超音波センサと組合せ論理回路による素材判別システム," 共著, 電子情報通信学会論文誌 | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol. J85-A, No.5, pp.610-614 |
106 | 論文1 | 1999年7月 1999,07,,,, | 周波数変調パルスと多数決ニューロンによる学習機能付き多層ニューラルネットワーク | 学術雑誌 | 単著 | 電子情報通信学会論文誌 | Vol. J82-A, No.7, pp.1005-1015 |
107 | 論文1 | 1999年5月 1999,05,,,, | Frequency-Based Multilayer Neural Network with On-Chip Learning and Enhanced Neuron Characteristics | 学術雑誌 | 単著 | IEEE Transactions on Neural Networks | Vol.10, No.3, pp.545-553, 1999.5 |
108 | 論文1 | 1999年3月 1999,03,,,, | Implementation of Multilayer Neural Network with Threshold Neurons and its analysis | 学術雑誌 | 共著 | Artificial Life and Robotics, Springer | Vol. 3, No. 3, pp.170-175 |
109 | 論文1 | 1998年12月 1998,12,,,, | ハードウェア化に適した学習機能付き3値多層ニューラルネットワーク | 学術雑誌 | 単著 | 電子情報通信学会論文誌 | Vol. J81-D-II, No.12, pp.2811-2818 |
110 | 論文1 | 1998年7月 1998,07,,,, | Interference Cancellation with Interpolated FFT | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol. E81-A, No.6, pp.1105-1112 |
111 | 論文1 | 1998年7月 1998,07,,,, | Multilayer Neural Network with Threshold Neurons | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol. E81-A, No.6, pp.1105-1112 |
112 | 論文1 | 1992年4月 1992,04,,,, | An Architecture for WSI Rapid Prototyping | 学術雑誌 | 共著 | IEEE Computer Magazine | Vol.25, No.4, pp.71-75 |
113 | 論文1 | 1992年1月 1992,01,,,, | A Radix-8 Wafer Scale FFT Processor | 学術雑誌 | 共著 | Journal of VLSI Signal Processing | Vol.4, pp.165-176 |
114 | 論文1 | 1989年7月 1989,07,,,, | ノッチ周波数特性を持つDPLLを用いた干渉波抑圧 | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.J72-B-1, No.7, pp.601-608 |
115 | 論文1 | 1989年7月 1989,07,,,, | 適応型2値量子化位相周波数比較器によるDPLLの特性改善 | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.J72-B-1, No.7, pp.609-616 |
116 | 論文1 | 1989年6月 1989,06,,,, | A Digital Frequency Synthesizer with a Phase Accumulator | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.E72, No.6, pp.719-726 |
117 | 論文1 | 1989年3月 1989,03,,,, | Performance Improvement of All Digital Phase-Locked Loop with Adaptive Multilevel-Quantized Phase Comparator | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.E72, No.3, pp.194-201 |
118 | 論文1 | 1989年2月 1989,02,,,, | A Digital Phase-Locked Loop with a Low Frequency Clock | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.E72, No.2,pp.111-117 |
119 | 論文1 | 1988年2月 1988,02,,,, | ディジタル位相同期ループを用いた網同期構成に関する研究 | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.J71-B, No.2, pp.150-155 |
120 | 論文1 | 1986年2月 1986,02,,,, | 広帯域ディジタル位相同期ループ | 学術雑誌 | 共著 | 電子情報通信学会論文誌 | Vol.J69-B, No.2, pp.154-160 |
論文A Survey of Hardware Self-Organizing Maps査読有学術雑誌国際共著S. Jovanovic;H. HikawaIEEE Transactions on Neural Networks and Learning Systemspp. 1-202022年3月 10.1109/TNNLS.2022.3152690
学会発表SOMによる分類システムの認識率改善及び高速化の検討査読無学術雑誌国内共著田坂 駿;肥川 宏臣信学技報, IEICE Technical ReportNC2021-462022年3月
国際学会A Synthesis Method of Spiking Neural Oscillators with Considering Asymptotic Stability査読有学術雑誌国内共著Yasuaki Kuroe;Seiji Miyoshi;Hiroomi Hikawa;Hidetaka Ito;Kimiko Motonaka;Yutaka Maeda2021 International Joint Conference on Neural Networks (IJCNN2021)667 (6 pages)2021年7月 ~2021年7月 2021 International Joint Conference on Neural Networks (IJCNN2021)Shenzhen, China, (Online)
論文多次元ベクトル用パイプライン自己組織化マップハードウェア査読有学術雑誌単著肥川 宏臣電子情報通信学会論文誌DVol. J104-D No.7, pp.531-5392021年7月 10.14923/transinfj.2020FIP0001
論文Hardware Self-Organizing Map Based on Digital Frequency-Locked Loop and Triangular Neighborhood Function査読有学術雑誌単著H. HikawaIEEE Transactions on Circuits and Systems I: Regular Papersvol. 68, no. 3, pp. 1245-12582021年3月 10.1109/TCSI.2020.3046795
論文Dynamic Gesture Recognition System with Gesture Spotting Based on Self-Organizing Maps査読有学術雑誌国内共著H. Hikawa;Y. IchikawaApplied Sciences11(4)2021年2月 https://doi.org/10.3390/app11041933
国際学会Nested Pipeline Hardware Self-Organizing Map for High Dimensional Vectors査読有学術雑誌単著H. Hikawa2020 27th IEEE International Conference on Electronics, Circuits and Systems (ICECS)2020年12月 10.1109/ICECS49266.2020.9294973
学会発表三角型近傍関数を持つ周波数変調信号による自己組織化マップ査読無学術雑誌単著肥川 宏臣;信学技報vol. 119, no. 382, NC2019-70, pp. 63-682020年1月
国際学会Nested Hardware Architecture for Self-Organizing Map査読有学術雑誌単著H. HikawaProceedings of 2019 International Joint Conference on Neural Networks (IJCNN)2019年7月 10.1109/IJCNN.2019.8851894
論文A numerical framework for designing periodic orbits embedded in chaotic attractors査読有学術雑誌国内共著H. Ito;H. Hikawa;Y. MaedaNonlinear Theory and Its ApplicationsVol. 10, No.2, pp.256-2672019年4月 10.1587/nolta.10.256
国際学会A New Hardware Self-Organizing Map Architecture with High Expandability査読有学術雑誌H. Hikawa;H. Ito;Y. MaedaThird IEEE International Conference on Image Processing, Applications and Systems (IPAS 2018)DOI: 10.1109/IPAS.2018.87088942018年12月
国際学会A New Self-Organizing Map with Continuous Learning Capability査読有学術雑誌H. Hikawa;H. Ito;Y. MaedaProc. 2018 IEEE Symposium Series on Computational Intelligence (SSCI2018)DOI:~10.1109/SSCI.2018.86288912018年11月
学会発表拡張性が高いハードウェア自己組織化マップ査読無学術雑誌単著肥川 宏臣信学技報, 機能情報集積システム研究会FIIS-18-4912018年10月
論文A Subspace Newton-Type Method for Approximating Transversely Repelling Chaotic Saddles査読有学術雑誌H. Ito;H. Hikawa;Y. MaedaIEICE Trans. FUNDAMENTALSVol.E101-A, No.7, pp.1127-11312018年7月
論文SOM-Based Vector Recognition with Pre-Grouping Functionality査読有学術雑誌国内共著Y. Kurosaki;M. Ohta;H. Ito;H. HikawaIEICE Trans. INF. \& SYST.Vol.E101-D, No.6, pp.1657-16652018年6月
論文Complete mixed-mode oscillation synchronization in weakly coupled nonautonomous Bonhoeffer-van der Pol oscillatorsvan der Pol oscillators
nonautonomous Bonhoeffer-van der Pol oscillators査読有学術雑誌国内共著N. Inaba;H. Ito;K. Shimizu;H. HikawaProgress of Theoretical and Experimental Physics (PTEP)Volume 2018, Issue 62018年6月
学会発表周波数同期ループを用いたハードウェアSOM査読無学術雑誌国内共著肥川 宏臣信学技報, 機能情報集積システム研究会FIIS-18-4842018年6月
国際学会Hardware Self-Organizing Map Based on Frequency-Modulated Signal and Digital Frequency-Locked Loop査読有学術雑誌国内共著H. Hikawa;H. Ito;Y. MaedaProc. 2018 IEEE International Symposium on Circuits and Systems (ISCAS2018)DOI:~10.1109/ISCAS.2018.83513642018年5月
論文Off-Chip Training with Additive Perturbation for FPGA-Based Hand-Sign Recognition System査読有学術雑誌国内共著HIKAWA, Hiroomi;TAMAKI, Masayuki;ITO, HidetakaIEICE Trans. FundamentalsVOL. E101-A, No. 2, pp.499-5062018年2月
学会発表周波数変調パルスを用いたハードウェア自己組織化マップ査読無学術雑誌国内共著肥川 宏臣;伊藤 秀隆信学技報NC2017-64, vol.117, no.417, pp.83-882018年1月
学会発表周波数変調パルスを用いたハードウェア自己組織化マップ査読無学術雑誌国内共著肥川 宏臣;伊藤 秀隆信学技報vol. 117, no. 417, NC2017-64, pp. 83-882018年1月
国際学会A Numerical Method for Designing Periodic Orbits Embedded in Chaotic Attractors査読有学術雑誌国内共著ITO, Hidetaka;HIKAWA, Hiroomi;MAEDA, YutakaProc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017)pp.457-4602017年12月
国際学会Continuous Learning of the SOM with an Adaptive Neighborhood Function査読有学術雑誌国内共著YOSHIMI, Hikari;HIKAWA, Hiroomi;ITO, HidetakaProc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017)pp. 148-1512017年12月
国際学会Winner-Take-All Neural Network with Distributed Winner Search Circuit査読有学術雑誌国内共著HANADA, Kazuki;UEDA, Shoya;ITO, Hidetaka;HIKAWA, HiroomiProc. 2017 International Symposium on Nonlinear Theory and Its Applications (NOLTA2017)pp. 140-1432017年12月
学会発表自己組織化マップを利用したリアルタイムジェスチャ認識システム査読無学術雑誌国内共著市川 雄太;伊藤 秀隆;肥川 宏臣電子情報通信学会技術研究報告, 機能情報システム研究会FIIS-17-4662017年10月
学会発表適応型近傍関数を用いた自己組織化マップの学習特性査読無学術雑誌国内共著吉見 光;伊藤 秀隆;肥川 宏臣信学技報NC2017-23, vol.117, no.231, pp.19-242017年10月
学会発表自己組織化マップを利用したリアルタイムジェスチャ認識システム査読無学術雑誌共著市川 雄太;伊藤 秀隆;肥川 宏臣電子情報通信学会技術研究報告, 機能情報システム研究会FIIS-17-4662017年10月
学会発表適応型近傍関数を用いた自己組織化マップの学習特性査読無学術雑誌国内共著吉見 光;伊藤 秀隆;肥川 宏臣信学技報vol. 117, no. 231, NC2017-23, pp. 19-242017年10月
国際学会Real Time Gesture Recognition System with Gesture Spotting Function査読有ICHIKAWA Yuta;TASHIRO Shuji;ITO Hidetaka;HIKAWA HiroomiProc. 2016 IEEE Symposium Series on Computational Intelligence (IEEE SSCI 2016)2016年12月
国際学会Effect of Grouping in Vector Recognition System Based on SOM査読有OHTA Masayoshi;KUROSAKI Yuto;ITO Hidetaka;HIKAWA HiroomiProc. 2016 IEEE Symposium Series on Computational Intelligence (IEEE SSCI 2016)2016年12月
国際学会Improved Winner-Take-All Circuit for Neural Network Based on Frequency-Modulated SignalsHIKAWA HiroomiProc. 23rd IEEE International Conference on Electronics, Circuits and Systems (ICECS 2016)pp. 85-882016年12月
国際学会Gesture Spotting by Using Vector Distance of Self-Organizing Map査読有ICHIKAWA Yuta;TASHIRO Shuji;ITO Hidetaka;HIKAWA HiroomiProc. 23rd International Conference on Neural Information Processing (ICONIP 2016)pp. 419-4262016年10月
国際学会Off-chip learning for hardware hand-sign recognition system査読有TAMAKI Masayuki;HIKAWA,HiroomiProc. 2016 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2016)pp.2575-25782016年5月
国際学会Live demonstration: Off-chip learning for hardware hand-sign recognition system査読有TAMAKI Masayuki;HIKAWA HiroomiProc. 2016 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2016)pp. 4512016年5月
論文Improved Learning Performance of Hardware Self-Organizing Map Using a Novel Neighborhood Function査読有HIKAWA Hiroomi;MAEDA YutakaIEEE Trans. on Neural Networks and Learning SystemsVol. 26, No. 11, pp.2861-28732015年11月
論文Scalable Hardware Winner-Take-All Neural Network with DPLL査読有AZUMA Masaki;HIKAWA HiroomiIEICE Trans. on Information and SystemsVol.E98-D, No.10, pp.1838-18462015年10月
国際学会Vector Classification by a Winner-Take-All Neural Network with Digital Frequency-Locked LoopHIKAWA HiroomiProc. 2015 IEEE International Joint Conference on Neural Networks (IEEE IJCNN 2015)2015年7月
国際学会Winner-Take-All Neural Network with Digital Frequency-Locked Loop査読有HIKAWA HiroomiProc. 2015 IEEE International Symposium on Circuits and Systems (IEEE ISCAS 2015)pp. 2517-25202015年5月
論文Low-Power Wiring Method for Band-Limited Signals in CMOS Logic Circuits by Segmentation Coding with Pseudo-Majority Voting査読有UEDA Katsuhiko;RIKUHASHI Zuiko;HAYASHI Kentaro;HIKAWA HiroomiIEICE Trans. on Electorn.Vol.E98-C, No.4, pp.356-3632015年4月
論文Novel FPGA Implementation of Hand Sign Recognition System with SOM-Hebb Classifier査読有HIKAWA Hiroomi;KAIDA KeishiIEEE Trans. on Circuits and Systems for Video TechnologyVol. 25, Issue 1, pp.153-1662015年1月
国際学会Supervised Learning of DPLL Based Winner-Take-All Neural Network査読有AZUMA Masaki;HIKAWA HiroomiProc. 2014 IEEE Symposium Series on Computational Intelligence (SSCI 2014)pp.117-1242014年12月
論文分割符号化により消費電力を低減するCMOS論理回路データ伝送手法査読有上田勝彦;陸橋瑞光;末永美幸;肥川 宏臣電子情報通信学会論文誌 CVol.J97-C, No.6, pp.249-2582014年6月
国際学会Low-power Wiring Method in CMOS Logics Circuits by Segmentation Coding and Pseudo Majority Voting査読有UEDA Katsuhiko;RIKUHASHI Zuiko;HAYASHI Kentaro;HIKAWA HiroomiProc. 2014 IEEE International Symposium on Circuits and Systems (ISCAS 2014)pp.590-5932014年6月
学会発表グレイコードによるCMOS 論理回路の消費電力削減査読無共著林 健太郎;渕上 直人;上田 勝彦;肥川 宏臣;信学技報FIIS14-3722014年3月 7日電子情報通信学会 機能集積システム研究会茨城県つくば市
国際学会Color-Space Image Compression with Hardware Self-Organizing Map査読有共著N. Terahara;Y. Oba;H. Hikawa;Proceedings of 2013 International Symposium on Intelligent Signal Processing and Communication Systemspp.11-162013年11月 12日~2013年11月 15日2013 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2013)Naha, Okinawa Japan
国際学会A new Winner-Take-All Neural Network Using DPLL and Phase Modulated Signal査読有共著M. Azuma;H. Hikawa;Proceedings of 2013 International Symposium on Intelligent Signal Processing and Communication Systemspp.345-3502013年11月 12日~2013年11月 15日2013 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2013)Naha, Okinawa Japan
国際学会DPLL Based Hardware SOM with A New Winner-Take-All Circuit査読有単著Hiroomi Hikawa;Proceedings of International Joint Conference on Neural Networkspp.2642-26482013年8月 4日~2013年8月 9日The International Joint Conference on Neural Network 2013Dallas, Texas, USA
学会発表位相変調信号と DPLL を用いた Winner-Take-All ニューラルネットワークの検討査読無共著東 正樹;肥川 宏臣;信学技報FIIS13-3562013年7月 5日電子情報通信学会 機能集積システム研究会群馬県桐生市
解説ニューラルネットワークを用いた指文字認識ハードウェア査読無学術雑誌共著戒田圭司;肥川宏臣;ケミカルエンジニヤリングVol.58 No.3, pp.54-59, 20132013年3月
学会発表指文字認識システムのハードウェア実装査読無共著戒田圭司;大橋俊介;肥川宏臣;電子情報通信学会技術研究報告FIIS-13,No.3512013年3月 電子情報通信学会, 機能情報システム研究会
学会発表分割符号化手法によるCMOS 論理回路の配線消費電力削減査読無共著陸橋瑞光;末永美幸;上田勝彦;肥川宏臣;電子情報通信学会技術研究報告FIIS-13,No.3522013年3月 電子情報通信学会, 機能情報システム研究会
論文台形波加算による高精度正弦波近似を用いた位相振幅変換回路査読有学術雑誌共著肥川 宏臣;前田 裕;電子情報通信学会論文誌 A Vol. J95-A, No.2, pp.813-8162012年12月
学会発表自己組織化マップとフィードバック付き Hebb 学習ネットワークを用いたジェスチャ認識システム査読無共著荒賀雄介;肥川宏臣;平成24年電気関係学会関西支部連合大会講演論文集pp.479-4802012年12月 平成24年電気関係学会関西支部連合大会
学会発表ハードウェア自己組織化マップにおける近傍関数の改良査読無共著林健太郎;山本洸太;陸橋瑞光;肥川宏臣;平成24年電気関係学会関西支部連合大会講演論文集pp.481-4822012年12月 平成24年電気関係学会関西支部連合大会
学会発表学習ピクセル入力をランダム化したハードウェアSOMを用いた色量子化システム査読無共著田原大樹;肥川宏臣;平成24年電気関係学会関西支部連合大会講演論文集pp.484-4842012年12月 平成24年電気関係学会関西支部連合大会
学会発表CMOS論理回路での配線消費電力低減の一手法査読無共著上田勝彦;陸橋瑞光;肥川宏臣;平成24年電気関係学会関西支部連合大会講演論文集pp.401-4022012年12月 平成24年電気関係学会関西支部連合大会
国際学会Sequential Vector Classifier Based on SOM and Feedback Hebbian Network査読有共著Y. Araga;Z. Rikuhashi;H. Hikawa;Proc. 2012 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2012)pp.854-8592012年11月 2012 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS 2012)North Taipei, Taiwan
学会発表指文字認識システムの特徴抽出回路のハードウェア設計査読無共著戒田圭司;肥川宏臣;電子情報通信学会技術研究報告FIIS-12,No.3392012年10月 電子情報通信学会, 機能情報システム研究会
学会発表学習ピクセル入力のランダム化による速度改善を行ったハードウェアSOM を用いた色量子化システム査読無共著田原大樹;肥川宏臣;電子情報通信学会技術研究報告FIIS-12,No.3402012年10月 電子情報通信学会, 機能情報システム研究会
国際学会Real Time Gesture Recognition System Using Posture Classifier and Jordan Recurrent Neural Network査読有共著Y. Araga;M. Shirabayashi;K. Kaida;H. Hikawa;Proc. WCCI 2012 IEEE World Congress on Computational Intelligencepp.1651-16582012年6月 WCCI 2012 IEEE World Congress on Computational IntelligenceBrisbane, Australia
学会発表台形波の高調波除去に基づく正弦波近似回路査読無単著肥川宏臣;電子情報通信学会技術研究報告FIIS-12,No.3312012年6月 電子情報通信学会, 機能情報システム研究会
学会発表ハードウェア自己組織化マップにおける近傍関数の改良査読無共著林健太郎;山本洸太;陸橋瑞光;肥川宏臣;電子情報通信学会技術研究報告FIIS-12,No.3322012年6月 電子情報通信学会, 機能情報システム研究会
学会発表特徴ベクトルの正規化を用いた大きさ変化にロバストな指文字認識システム査読無その他共著山崎生人 (D);安藤達也 (D);肥川宏臣 (D);電子情報通信学会技術研究報告FIIS-12, No.3222012年3月 電子情報通信学会 機能情報システム研究会金沢工業大学
国際学会Automatic Generation of Hardware Self-Organizing Map For FPGA implementation査読有その他共著K. Yamamoto (D);H. Hikawa;Proc. of 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011)PID 722011年12月 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011)Chiangmai, Thailand
国際学会Hardware Design of a Color Quantization with Self-Organizing Map査読有その他単著Y. Oba;H. Hikawa;Proc. of 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011)2011年12月 2011 IEEE International Symposium on Intelligent Signal Processing and Communication Systems (IEEE ISPACS 2011)Chiangmai, Thailand
学会発表シストリックアレイニューラルネットワークのVHDL 記述の自動生成査読無その他共著陸橋瑞光 (D);肥川宏臣;電子情報通信学会技術研究報告FIIS-11, No.3142011年11月 電子情報通信学会 機能情報システム研究会上智大学
学会発表ハードウェア自己組織化マップを用いた色量子化システム査読無その他共著大場義郎 (D);山本洸太 (D);肥川宏臣;電子情報通信学会技術研究報告FIIS-11, No.3152011年11月 電子情報通信学会 機能情報システム研究会上智大学
論文最適化した線形近似回路と補正ROMを用いたPAC査読有学術雑誌共著難波 健人 (D);飯田 卓哉 (D);肥川 宏臣;電子情報通信学会論文誌 CJ94-C No.10 pp.337-3402011年10月
国際学会Hand Sign Recognition System Based on SOM-Hebb Hybrid Network査読有その他共著H. Hikawa;K. Kaida (D);Proc. of 2011 IEEE International Conference on Systems, Man, and Cybernetics (IEEE SMC 2011)pp. 265-2702011年10月 2011 IEEE International Conference on Systems, Man, and Cybernetics (IEEE SMC 2011)Anchorage, USA
学会発表ポスチャ認識とJordan型リカレントニューラルネットワークを用いたジェスチャ認識システム査読無その他共著荒賀雄介 (D);肥川宏臣;平成23年電気関係学会関西支部連合大会講演論文集30P1-252011年10月 平成23年電気関係学会関西支部連合大会兵庫県立大学
学会発表階層型ネットワークを用いたリアルタイム指文字認識システム査読無その他共著戒田圭司 (D);肥川宏臣;平成23年電気関係学会関西支部連合大会講演論文集30P1-262011年10月 平成23年電気関係学会関西支部連合大会兵庫県立大学
学会発表自己組織化マップを用いた色量子化システムのハードウェア設計査読無その他共著大場義郎 (D);山本洸太 (D);長井貴裕 (D);肥川宏臣;平成23年電気関係学会関西支部連合大会講演論文集30P1-292011年10月 平成23年電気関係学会関西支部連合大会兵庫県立大学
学会発表回路並列性が調節可能な自己組織化マップのVHDLコードの自動生成査読無その他単著山本洸太 (D);大場義郎(D);陸端瑞光 (D);肥川宏臣;平成23年電気関係学会関西支部連合大会講演論文集30P1-302011年10月 平成23年電気関係学会関西支部連合大会兵庫県立大学
国際学会Study on Gesture Recognition System Using Posture Classifier and Jordan Recurrent Neural Network査読有その他共著H. Hikawa;Y. Araga (D);Proc. of 2011 International Joint Conference on Neural Networks (IJCNN2011)pp.405-4122011年7月 31日~2011年8月 5日2011 International Joint Conference on Neural Networks (INNS-IEEE IJCNN2011)San Jose, USA
論文ROM-Less Phase to Amplitude Converter Using Sine Wave Approximation Based on harmonic removal from Trapezoid Wave査読有学術雑誌単著H. Hikawa;電子情報通信学会論文誌Vol. E94-A, No.7 pp.1581-15842011年7月
学会発表最適化した線形近似回路と補正ROMを用いたPAC査読無その他共著難波健人 (D);飯田卓哉 (D);肥川宏臣;電子情報通信学会2011年総合大会論文集A-1-372011年3月 電子情報通信学会2011年総合大会東京首都大学(東京都)
学会発表構成変更が容易なハードウェアSOMアーキテクチャ査読無その他共著岡崎友佑 (D);大場義郎 (D);山本洸太 (D);堀 哲郎 (B);肥川宏臣;電子情報通信学会2011年総合大会論文集A-1-382011年3月 電子情報通信学会2011年総合大会東京首都大学(東京都)
学会発表フレームに含まれるポスチャ認識結果を用いた絞り込み手法によるジェスチャ認識査読無その他共著田村史郎 (D);肥川宏臣;電子情報通信学会2011年総合大会論文集D-12-752011年3月 電子情報通信学会2011年総合大会東京首都大学(東京都)
学会発表自己組織化マップを用いた画像圧縮システムのFPGA実装査読無その他共著堂元健司 (D);肥川宏臣;電子情報通信学会2011年総合大会論文集D-11-642011年3月 電子情報通信学会2011年総合大会東京首都大学(東京都)
学会発表柔軟性を考慮したハードウェア自己組織化マップアーキテクチャ査読無その他共著大場義郎 (D);山本洸太 (D);岡崎友佑 (D);肥川宏臣;平成22年電気関係学会関西連合大会論文集4A303-172010年11月 平成22年電気関係学会関西連合大会立命館大学 びわこ・くさつキャンパス(滋賀県草津市)
学会発表指文字認識システムにおけるレンジチェックネットワークと階層化ネットワークの性能比較査読無共著山崎生人 (D);安藤達也 (D);瀧勇輝 (D);田村史郎 (D);肥川宏臣;平成22年電気関係学会関西連合大会論文集4P303-82010年11月 平成22年電気関係学会関西連合大会立命館大学 びわこ・くさつキャンパス(滋賀県草津市)
学会発表線形近似と補正ROMを用いた位相振幅変換回路査読無その他共著飯田卓哉 (D);難波健人 (D);肥川宏臣;電子情報通信学会2010ソサイエティ大会論文集A-1-262010年9月 電子情報通信学会2010ソサイエティ大会大阪府立大学(堺市)
国際学会Comparison of Range Check Classifier and Hybrid Network Classifier for Hand Sign Recognition System査読有その他共著H. Hikawa;S. Yamazaki (D);T. Ando (D);S. Miyoshi;Y. Maeda;Proc. 2010 IEEE World Congress on Computational Intelligence (WCCI 2010)pp. 1308-13152010年7月 2010 IEEE World Congress on Computational Intelligence (WCCI 2010)Barcelona, Spain
国際学会Image Compression with Hardware Self-Organizing Map査読有その他共著H. Hikawa;K. Doumoto (D);S. Miyoshi;Y. Maeda;Proc. 2010 IEEE World Congress on Computational Intelligence (WCCI 2010)pp. 2294-23012010年7月 2010 IEEE World Congress on Computational Intelligence (WCCI 2010)Barcelona, Spain
国際学会Phase Amplitude Converter with Conditional Shift Operation査読有その他共著H. Hikawa;T. Namba (D);Proc. 2010 IEEE International Symposium on Circuits and Systems (ISCAS 2009)pp. 3008-30112010年5月 2010 IEEE International Symposium on Circuits and Systems (ISCAS 2010)Paris, France
国際学会On Automatic Generation of VHDL Code for Self-Organizing Map査読有その他共著A. Onoo;H. Hikawa;S. Miyoshi;Y. Maeda;Proc. of 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009)pp.2366-pp.23732009年6月 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009)Atlanta, Georgia
国際学会Hand Sign Recognition System Based on Hybrid Network Classifier査読有その他共著Y. Taki (D);H. Hikawa;S. Miyoshi;Y. Maeda;Proc. of 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009)pp.3074-pp.30812009年6月 2009 International Joint Conference on Neural Networks (INNS-IEEE IJCNN 2009)Atlanta, Georgia, USA
国際学会DDFS with New Sinusoid Approximation Based on Harmonics Removal査読有その他単著H. Hikawa;Proc. 2009 IEEE International Symposium on Circuits and Systems (ISCAS 2009)pp.1751-17542009年5月 2009 IEEE International Symposium on Circuits and Systems (ISCAS 2009)Taipei, Taiwan
論文ハードウェア向き指文字認識アルゴリズム査読有共著肥川 宏臣;藤村 紘匡;佐藤 大輔;電子情報通信学会論文誌D, J92-D (3), 405-4162009年3月
学会発表大きさの変化にロバストな指文字認識システム査読無共著佐藤大輔;肥川宏臣;信学技報FIIS-09-2502009年3月 機能集積回路研究会
学会発表自己組織化マップハードウェアの自動生成について査読無共著小野尾 彰;肥川宏臣;信学技報NC2008-652008年11月 ニューロコンピューティング研究会
国際学会Hardware design of Japanese Hand Sign Recognition System査読有その他共著H. Hikawa;H. Fujimura;Advances in Neuro-Information Processing (15th International Conference, ICONIP 2008, Auckland, New Zealand, November 25-28, 2008, Revised Selected Papers)Springer, LNCS 5507, p.8352008年11月 15th International Conference, ICONIP 2008Auckland, New Zealand
国際学会Simplified DFT for Hand Posture Recognition System査読有共著H. Hikawa;H. Fujimura;Proceedings of 2008 International Symposium on Nonlinear Theory and its Applications (NOLTA 2008)pp.112-1152008年9月 Proceedings of 2008 International Symposium on Nonlinear Theory and itsApplications (NOLTA 2008)Budapest
学会発表全方位カメラを用いた位置認識システムの特性評価査読無共著釘宮香織;今村仁美;肥川宏臣;二村祥一;電気関係学会九州支部第61回連合大会02-1P-122008年9月 電気関係学会九州支部第61回連合大会
国際学会Japanese Hand Sign Recognition System査読有共著H. Fujimura;Y. Sakai;H. Hikawa;Neural Information Processing (14th International Conference, ICONIP 2007, Kitakyushu, Japan, November 13-16, 2007, Revised Selected Papers)LNCS 49842007年11月 2007 International Conference on Neural Information ProcessingKitakyushu
国際学会A New Hardware Friendly Vector Distance Evaluation Function
for Vector Classifiers査読有共著H. Hikawa;K. Kugimiya;Neural Information Processing (14th International Conference, ICONIP 2007, Kitakyushu, Japan, November 13-16, 2007, Revised Selected Papers)LNCS 49852007年11月 2007 International Conference on Neural Information ProcessingKitakyushu
論文Hardware Feedback Self-Organizing
Map and Its Application to Mobile Robot Location Identification査読有共著H. Hikawa;K. Harada;T. Hirabayashi;Journal of Advanced Computational
Intelligence and Intelligent Informatics11, (8) 937-9452007年10月
論文ハードウェア実装向きデータ分類アルゴリズム査読有学術雑誌共著松原重喜;松原重喜;電子情報通信学会論文誌Vol. J90-A, No.8, 2007年8月, pp.646-6542007年8月
著書電気電子工学シリーズ9 ディジタル電子回路単行本単著肥川 宏臣;朝倉書店2007年
論文FPGA Implementation of Self Organizing Map with Digital Phase Locked Loops査読有学術雑誌単著H. Hikawa;Neural NetworksVol.18, No.5-6, pp.514-5222005年6月
論文二つの超音波センサと組合せ論理回路を用いたカテゴリー判別システム査読有学術雑誌共著森竹悠介;肥川宏臣;電子情報通信学会論文誌Vol. J87-A, No.7, pp.890-8982004年7月
論文A Digital Hardware Pulse-mode Neuron with Piecewise Linear Activation Function査読有学術雑誌単著H. Hikawa;IEEE Transactions on Neural NetworksVol.14, No.5, pp.1028-10372003年9月
論文A New Digital Pulse-Mode Neuron With Adjustable Activation Function査読有学術雑誌単著H. Hikawa;IEEE Transactions on Neural NetworksVol.14, No.1, pp.236-2422003年1月
論文パルス位置変調を用いた多層ニューラルネットワーク査読有学術雑誌単著肥川宏臣;電子情報通信学会論文誌Vol. J85-D-II, No.10, pp.1571-15812002年10月
論文超音波センサと組合せ論理回路による素材判別システム," 共著, 電子情報通信学会論文誌査読有学術雑誌共著森竹悠介;肥川宏臣;電子情報通信学会論文誌Vol. J85-A, No.5, pp.610-6142002年5月
論文周波数変調パルスと多数決ニューロンによる学習機能付き多層ニューラルネットワーク査読有学術雑誌単著肥川宏臣;電子情報通信学会論文誌Vol. J82-A, No.7, pp.1005-10151999年7月
論文Frequency-Based Multilayer Neural Network with On-Chip Learning and Enhanced Neuron Characteristics査読有学術雑誌単著H. Hikawa;IEEE Transactions on Neural NetworksVol.10, No.3, pp.545-553, 1999.51999年5月
論文Implementation of Multilayer Neural Network with Threshold Neurons and its analysis査読有学術雑誌共著K. Sato;H. Hikawa;Artificial Life and Robotics, SpringerVol. 3, No. 3, pp.170-1751999年3月
論文ハードウェア化に適した学習機能付き3値多層ニューラルネットワーク査読有学術雑誌単著肥川宏臣;電子情報通信学会論文誌Vol. J81-D-II, No.12, pp.2811-28181998年12月
論文Interference Cancellation with Interpolated FFT査読有学術雑誌共著H. Hikawa;V. K. Jain;電子情報通信学会論文誌Vol. E81-A, No.6, pp.1105-11121998年7月
論文Multilayer Neural Network with Threshold Neurons査読有学術雑誌共著H. Hikawa;K. Sato;電子情報通信学会論文誌Vol. E81-A, No.6, pp.1105-11121998年7月
論文An Architecture for WSI Rapid Prototyping査読有学術雑誌共著V. K. Jain;H. Hikawa;D. C. Keezer;IEEE Computer MagazineVol.25, No.4, pp.71-751992年4月
論文A Radix-8 Wafer Scale FFT Processor査読有学術雑誌共著E. E. Swartzlander;V. K. Jain;H. Hikawa;Journal of VLSI Signal ProcessingVol.4, pp.165-1761992年1月
論文ノッチ周波数特性を持つDPLLを用いた干渉波抑圧査読有学術雑誌共著井上貴史;肥川宏臣;森新作;電子情報通信学会論文誌Vol.J72-B-1, No.7, pp.601-6081989年7月
論文適応型2値量子化位相周波数比較器によるDPLLの特性改善査読有学術雑誌共著中島収;肥川宏臣;井上貴史;森真作;電子情報通信学会論文誌Vol.J72-B-1, No.7, pp.609-6161989年7月
論文A Digital Frequency Synthesizer with a Phase Accumulator査読有学術雑誌共著H. Hikawa;S. Mori;電子情報通信学会論文誌Vol.E72, No.6, pp.719-7261989年6月
論文Performance Improvement of All Digital Phase-Locked Loop with Adaptive Multilevel-Quantized Phase Comparator査読有学術雑誌共著O. Nakajima;H. Hikawa;S. Mori;電子情報通信学会論文誌Vol.E72, No.3, pp.194-2011989年3月
論文A Digital Phase-Locked Loop with a Low Frequency Clock査読有学術雑誌共著H. Hikawa;S. Mori;電子情報通信学会論文誌Vol.E72, No.2,pp.111-1171989年2月
論文ディジタル位相同期ループを用いた網同期構成に関する研究査読有学術雑誌共著浅野健志;肥川宏臣;森真作;電子情報通信学会論文誌Vol.J71-B, No.2, pp.150-1551988年2月
論文広帯域ディジタル位相同期ループ査読有学術雑誌共著肥川宏臣;鄭南寧;森真作;電子情報通信学会論文誌Vol.J69-B, No.2, pp.154-1601986年2月
教育業績
- 2024年度
- 1.教育内容・方法の工夫(授業評価等を含む)
特になし - 2.作成した教科書、教材、参考書
教科書 電気電子工学シリーズ9 ディジタル電子回路,朝倉書店,2007年11月15日初版第1刷 ディジタル回路設計の解説。従来の回路図による設計手法に加えハードウェア記述言語であるVHDLによる設計についても記述を行っている。 教材 電気電子工学実験「FPGAを用いたCPUの設計と実装」 FPGAへの簡単なCPUを実装を通して、ディジタル回路システムのVHDLによる設計手法とCPUの動作を修得するための教材を作成。CPUの動作とFPGAを使った開発手順を解説したテキスト、ベースとなるCPUのVHDL記述、および演習課題を作成した。 - 3.教育方法・教育実践に関する発表、講演等
特になし - 4.その他教育活動上特記すべき事項
特になし